出展者詳細 アルデック・ジャパン(株)
D-11 

アルデック・ジャパン(株)
Aldec-Japan K.K.

出展物紹介

アルデックは、すべてを差別化する、実績のあるEDAソリューション・プロバイダです。

■HES-7
HES-7は、SoC/ASICハードウェア検証およびソフトウェア検証チーム向けのスケーラブルかつ高品質なFPGAベースASICプロトタイピングソリューションです。業界最高の1年間保証が付属し、ボード1枚での容量は400万FPGAから最大2,400万ASICゲートまでサポートします。
■HES-DVM
HES-DVMは完全自動化機能とスクリプト環境を備えたSoC/ASICデザインのハイブリッドバリデーション・検証環境です。ビットレベルのシミュレーションアクセラレーションや、SCE-MI 2.1トランザクションのエミュレーション、ハードウェア・プロトタイピング、仮想モデリングなどをサポートします。
■Spec-TRACER
Spec-TRACERは特にFPGA/ASIC設計を意識して作られた統合型要求ライフサイクル管理アプリケーションです。スムーズな要求仕様の取り込み、変更の影響分析、要求カバレッジ分析、事前定義またはユーザー定義のトレーサビリティレポート,マルチユーザーアクセス(チーム開発において関係者がより効率的に協力・意思伝達できる)などの機能を有します。
■Active-HDL
Windows上で動作する、FPGAデザイン作成/シミュレーションの統合ソリューションです。デザイン・エントリやシミュレーション、合成、インプリメンテーションのフローにおいて90以上のEDAツールやFPGAツールを呼び出します。さらに、コードからグラフィックスへの変換も可能です。
■Riviera-PRO
先進的なシミュレーション、デバッギングおよび検証のツール群からなる、先端技術をベースにした検証プラットフォームです。FPGA/ASICデザインを効率よく検証化するツールや機能を集約しています。アサーションを含むSystemVerilogテストベンチの実行やMATLAB/Simulink協調検証が可能です。
■ALINT
ALINTは、STARCルールを含む多くのルールセットによって、設計初期からコーディングスタイルのチェックが行え、違反項目の容易な解析機能でデザインのルール違反や問題を早期に解決することが可能となります。


連絡先


TEL:03-5312-1791   FAX:03-5312-1795
E-mail:sales-jp@aldec.com
URL:http://www.aldec.com/jp

所在地

〒160-0022
東京都新宿区新宿2-1-9 ステラ新宿 7F

出展者一覧 / 検索 に戻る

出展者セミナー聴講事前登録はこちら/マイページはこちら

主催者

同時開催

Embedded Technology 2013

メディアパートナー

Tech-On

EDN

EETIMES Japan

半導体産業新聞

このページの先頭へ